Aktuelle Zeit: Fr, 29.03.2024 15:32 Erweiterte Suche

PLL im VCC-GND-System

PLL im VCC-GND-System

Beitragvon useribn » Mi, 29.03.2006 14:59

Hat jemand Erfahrungen mit PLL-Schaltungen, sei es als Einzel-IC oder als Teil eines FPGAs im VCC-GND-System gemacht? Funktionieren diese zuverlässig mit dieser Layoutmethode oder sollte die Versorgung der PLL doch mit Koppel-Cs versehen werden?
useribn
 
Beiträge: 5
Registriert: Do, 16.02.2006 11:58

PLL im VCC-GND-System

Beitragvon unitel_eig » Do, 27.04.2006 12:39

Zur Frage Versorgung der PLL und Koppel-Cs: Sowohl als auch! Allerdings muss man hier die in Frage kommenden Frequenzbereiche hinsichtlich der Entkopplung unterscheiden. Laut unseren Erfahrungen bei FPGAs führt an VCC-GND Systemen mit 50µm Abstand faktisch kein Weg vorbei.
Interessanterweise fordert die Fa. Xilinx für das Stromversorgungssystem ihrer Gigabit-Transceiver eine sehr aufwendige Entkopplung besonders im unteren Frequenzbereich (100KHz bis einige MHz) mit 330µF Elkos und einer Batterie (10 Stück parallel geschaltet) an 1µF Keramik-SMD-Kondensatoren. Offenbar reagieren die internen Schaltungen zur Frequenzmultiplikation (Faktor 20 - 2,5GHz) von Clocksignalen (125MHz) externer LVDS-Oszillatorchips sehr empfindlich auf niederfrequente "Schwebungen" im Analogstromversorgungskreis.
Xilinx verwendet für den Rest des FPGA's DLLs die sehr gut auf die Entkopplung mit dünnen Substraten reagieren. Sehr wichtig ist besonders die Entschärfung mittels Stromversorgungsstapel respektive zusätzlicher GND-Lagen von dynamischen GND-Spannungsanhebungen (GND-Bouncing), die sonst zu massiven Erhöhungen der Clock Jitterwerte führen.
Eine Kombination an Entkopplungsmaßnahmen, also zusätzliche Stützkondensatoren, hängt auch von meist zusätzlichen Hinweisen im Datenblatt der Halbleiterhersteller ab und sollte keinesfalls ignoriert werden.
unitel_eig
 
Beiträge: 1
Registriert: Do, 27.04.2006 11:43


Zurück zu Stromversorgungs-/ Verteilungssysteme



Wer ist online?

Mitglieder in diesem Forum: 0 Mitglieder und 2 Gäste

cron